Double data rate

Un article de Wikipédia, l'encyclopédie libre.
Ceci est une version archivée de cette page, en date du 29 septembre 2019 à 23:43 et modifiée en dernier par Mi Ga (discuter | contributions). Elle peut contenir des erreurs, des inexactitudes ou des contenus vandalisés non présents dans la version actuelle.

Comparaison des moments de transfert de single data rate, double data rate et quad data rate.

Un bus informatique ou une mémoire fonctionnant en double data rate (« débit de données double »), ou DDR, transfère les données à la fois sur le front montant et sur le front descendant des impulsions d'horloge, ce qui a pour effet de doubler le débit du bus en évitant les problèmes de synchronisation (timing skew).

La technique de DDR est utilisée pour différents bus et mémoires tels que :

L'évolution du DDR est passée au quad data rate. Le Pentium 4 d'Intel, par exemple, utilise cette technique pour arriver à 800 MT/s (200 MHz × 4), 1 066 MT/s (266 MHz × 4), ou 1 333 MT/s (333 Mhz × 4). Avec une largeur de bus de 64 bits (8 octets), cela donne des débits théoriques de 200 MHz × 4 × 8 (Octets) = 800 MT/s × 8 (Octets) = 6,4 Go/s à 10,664 Go/s. De la même façon, le bus des puces Socket 754 et Socket 939 d'AMD utilise respectivement le « double-pumped » et le dual « double-pumped » (Dual Channel).

Un remplacement au doublage ou au quadruplage est de faire en sorte que les connexions s'auto-synchronisent (self-clocking). Cette option a été choisie par les fabricants Infiniband et PCI Express.

Il est souvent difficile de connaître la réelle vitesse d'un matériel DDR. Certains évoquent la vitesse de la fréquence d'horloge et d'autres se réfèrent au nombre de transfert par seconde. Il est moins ambigu de parler de la bande passante brute d'un bus car cela prend aussi en compte la largeur du bus : ainsi, une mémoire DDR SDRAM fonctionnant à une fréquence d'horloge de 100 MHz avec une vitesse de transfert équivalente à une SDR SDRAM fonctionnant à 200 MHz est appelée DDR-200 et PC-1600, si on se réfère à la bande passante (voir DDR SDRAM). Toutefois, cela ne prend pas en compte le protocole de gestion du bus et le temps de latence, éléments qui peuvent pourtant réduire la bande passante effective à une fraction de la bande passante brute.

Voir aussi

Articles connexes